现代数字电子技术基础(杭州电子科技大学) 中国大学mooc慕课答案2024版 m86430
第1讲 数制和码制 第1讲单元测验
1、 十进制整数转换为二进制数一般采用( )
答案: 除2反序取余法;
除2反序取余法
2、 把下列4个不同数制的数按从小到大的次序排列。(376.125)D、(110000)B、(17A)H、(67)O
答案: (17A)H>(376.125)D>(67)O>(110000)B;
(17A)H>(376.125)D>(67)O>(110000)B
3、 十进制转8421和余3,写出9536D的8421BCD码和余3码。
答案: 1001 0101 0011 0110, 1100 1000 0110 1001;
1001 0101 0011 0110, 1100 1000 0110 1001
4、 求真值及补码:求[X]原=1.1101的真值和补码;求[X]反=0.1111的补码。
答案: -0.1101;1.0011;0.1111;
-0.1101;1.0011;0.1111
5、 8421BCD码的1000相当于十进制的数值 。
答案: 8;
8
6、 下列哪些信号属于数字信号( )。
答案: 时钟脉冲信号;
时钟脉冲信号
7、 将十进制小数转换为二进制数一般采用( )
答案: 乘2顺序取整法 ;
乘2顺序取整法
8、 二进制数1011.0101转换成十进制数为:
答案: (11.3125)D;
(11.3125)10
9、 将二进制数1011.0101转换成十六进制数为:
答案: (B.5)H;
(B.5)16
10、 十进制数78.25转换成8421BCD码为:
答案: (0111 1000.0010 0101)8421BCD;
(0111 1000.0010 0101)8421BCD
11、 已知格雷码为1000,其对应的二进制码为:
答案: (1111)B;
(1111)2
12、 已知十进制数为92,其对应的余3码为:
答案: (11000101)余3码;
(11000101)余3码
13、 将二进制数1100110转换成格雷码为:
答案: 1010101;
1010101
14、 数据 -1010110的原码、反码和补码为:
答案: 11010110 10101001 10101010;
11010110 10101001 10101010
15、 在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。( )
答案: 正确
16、 逻辑变量的取值,1比0大。( )
答案: 错误
17、 对于十进制纯小数,求它的二进制表示可以采用“除2取余”法。( )
答案: 错误
18、 “0”的补码只有一种形式。()
答案: 正确
19、 原码和补码均可实现将减法运算转化为加法运算。( )
答案: 错误
20、 格雷码中任意两个相邻数的代码只有一位码元不同
答案: 正确
21、 十进制数78.25转换成8421BCD码为:
答案: (1111000.00100101)8421BCD;
(1111000.00100101)8421BCD
22、 数据-1010110的原码、反码和补码为:
答案: 11010110 10101001 10101010;
11010110 10101001 10101010
23、 把下列4个不同数制的数按从小到大的次序排列。
(376.125)D、(110000)B、(17A)H、(67)O
答案: (17A)H>(376.125)D>(67)O>(110000)B;
(17A)H>(376.125)D>(67)O>(110000)B
24、 求真值及补码:
求[X]原=1.1101的真值和补码;求[X]反=0.1111的补码。
答案: -0.1101;1.0011;0.1111;
-0.1101;1.0011;0.1111
第2讲 逻辑代数基础 第2讲单元测验
1、 逻辑等式三个规则分别是 、 、 。
答案: 代入、对偶、反演;
代入、对偶、反演
2、 逻辑代数又称布尔代数。基本的逻辑关系有( )、( )、( )三种。
答案: 与,或,非;
与,或,非
3、 要表达一个逻辑函数常见的方法有( )。
答案: 其它都可以;
其它都可以
4、 F(A,B,C)的两个最小项之积=( )。
答案: 0;
0
5、 n个变量,有多少个最小项( )
答案: ;
6、 逻辑表达式A+BC=( )
答案: (A+B)(A+C);
(A+B)(A+C)
7、 逻辑函数的最小项之和表达式为( )
答案: Sm(0,1,3,7);
Sm(0,1,3,7)
8、 三变量逻辑函数F(A,B,C)=A+BC的最小项表示中不含下列哪项( )。
答案: m2;
m2
9、 标准或-与式是由( )构成的逻辑表达式。
答案: 最大项相与;
最大项相与
10、 逻辑函数化简的方法主要有 化简法和 化简法。
答案: 公式法、卡诺图法;
公式法、卡诺图法
11、 逻辑函数Y=A+AB+C+ACDEF的最简与或式为( )
答案: Y=A+C;
Y=A+C
12、 已知,下列结果正确的是( )
答案: Y=1;
Y=1
13、 下列几种说法中错误的是( )
答案: 卡诺图中1的个数和0的个数相同。;
卡诺图中1的个数和0的个数相同。
14、 卡诺图上变量的取值顺序是采用( )的形式,以便能够用几何上的相邻关系表示逻辑上的相邻。
答案: 循环码;
循环码
15、 某函数卡诺图中有4个“1”几何相邻,合并成一项,可消去( )个变量。
答案: 2;
2
16、 若两个函数相等,则它们的真值表一定相同;反之,若两个函数的真值表完全相同,则这两个函数未必相等。
答案: 错误
17、 对任意一个最小项,只有一组变量取值使得它的值为1.
答案: 正确
18、 在逻辑函数表达式中,如果一个乘积项包含的输入变量最少,那么该乘积项叫做最小项。
答案: 错误
19、 逻辑函数的卡诺图中,相邻最小项可以合并。
答案: 正确
20、 约束项就是逻辑函数中不允许出现的变量取值组合,用卡诺图化简时,可将约束项当作1,也可当作 0。
答案: 正确
21、 逻辑函数的最小项之和表达式为( )
答案: Sm(0,1,3,7);
Sm(0,1,3,7)
22、 已知,下列结果正确的是( )
答案: Y=1;
Y=1
第3讲 逻辑门功能及其电路特性 第3讲单元测验
1、 下面哪项不是三态门的主要用途()
答案: 输出端并联输出;
电平转换;
输出端并联输出
2、 下列门电路属于双极型的是( )
答案: OC门;
OC门
3、 和TTL电路相比,CMOS电路最突出的优点在于( )
答案: 功耗低 ;
功耗低
4、 不同结构的门电路连接时需要考虑匹配问题。当 TTL 驱动 CMOS 电路时,主要需要考虑的匹配是 ( )。
答案: 电压匹配;
电压匹配
5、 试选择下图门电路的输出为
答案: 高电平;
高电平
6、 试选择下图TTL门电路的输出状态
答案: 高电平;
高电平
7、 试选择下图门电路的输出状态
答案: 高电平;
高电平
8、 试选择下图门电路的输出状态
答案: 高电平;
高电平
9、 试选择下图门电路的输出
答案: 高阻态
10、 试选择下图门电路的输出
答案: 高阻态
11、 试选择下图TTL门电路的输出状态
答案: 高电平;
高电平
12、 TTL与非门多余的输入端可以接( )
答案: 高电平;
悬空;
与有效输入端接在一起
13、 三态门的输出状态有( )。
答案: 高电平;
低电平;
高阻态
14、 在与门电路后面加上非门,就构成了与非门电路。
答案: 正确
15、 CMOS门电路的输入端在使用中不允许悬空。
答案: 正确
16、 与门、或门和非门都具有多个输入端和一个输出端。
答案: 错误
17、 TTL与非门的多余输入端悬空时,相当于输入高电平。
答案: 正确
18、 门电路的扇出系数越大,可驱动的负载越少。
答案: 错误
19、 CMOS集成电路的功耗与电源电压有关,与工作频率无关。
答案: 错误
第4讲 组合逻辑电路 第4讲单元测验
1、 组合逻辑电路的输出取决于( )
答案: 输入信号的现态;
输入信号的现态
2、 半加器的逻辑功能是( )
答案: 两个同位的二进制数相加;
两个同位的二进制数相加
3、 对于8421BCD码优先编码器,下面说法正确的是( )
答案: 有10根输入线,4根输出线;
有10根输入线,4根输出线
4、 8线—3线优先编码器的输入为I0—I7 ,当优先级别最高的I7有效时,其输出的值是( )
答案: 000;
000
5、 已知某电路的真值表如下,该电路的逻辑表达式为( )。
答案: Y = AB + C;
Y = AB + C
6、 引起组合逻辑电路中竟争与冒险的原因是( )
答案: 电路延时;
电路延时
7、 八选一数据选择器74151组成的电路如图1-3所示,则输出函数为( )
答案: ;
8、 74LS148电路图如下所示,它的输出从上到下,应该是( )
答案: 11111;
11111
9、 能实现并-串转换的是( )
答案: 数据选择器;
数据选择器
10、 若要设计一个8位数值比较器,需要的数据输入和输出信号位数分别是( )
答案: 16,3 ;
16,3
11、 下面逻辑函数式和Y=AB+AC表示同样功能的是( )
答案: ;
;
12、 关于PROM和PAL的结构,以下叙述正确的是( )
答案: PROM的与阵列固定,不可编程;
PAL的与阵列可编程;
PAL的与阵列可编程
13、 在下列逻辑部件中,属于组合逻辑部件的是 ( )
答案: 译码器;
编码器;
全加器
14、 下面逻辑门输出允许用线直接相连的有( )
答案: OC门;
OD门;
三态门
15、 组合逻辑电路的逻辑功能可用逻辑图、真值表、逻辑表达式、卡诺图和波形图五种方法来描述,它们在本质上是相通的,可以互相转换。( )
答案: 正确
16、 能将一个数据,根据需要传送到多个输出端的任何一个输出端的电路,称为数据选择器。( )
答案: 错误
17、 用PLA实现逻辑函数时,首先将逻辑函数化简为最简与或式。( )
答案: 正确
18、 用PLD可以实现任何组合逻辑函数,PLD配合触发器可实现任何时序逻辑电路。( )
答案: 正确
19、 显示译码器只有一种,是发光二极管显示器(LED)。( )
答案: 错误
20、 为了防止逻辑门损坏,所有逻辑门的输出都不允许用线直接相连。( )
答案: 错误
21、 与非门加上适当的连线可以实现与、或、非的功能。( )
答案: 正确
22、 竞争冒险是指组合逻辑电路中,当输入信号改变时,输出端可能出现的瞬间干扰窄脉冲。( )
答案: 正确
23、 下面逻辑函数式表示同样功能的是( )
答案: ;
;
24、 八选一数据选择器74151组成的电路如图1-3所示,则输出函数为( )
答案: ;
下方是付费阅读内容:本平台商品均为虚拟商品,无法用作二次销售,不支持退换货,请在购买前确认您需要购买的资料准确无误后再购买,望知悉!
数字逻辑电路(2019春季陈龙老师)(杭州电子科技大学)
完整答案需点击上方按钮支付5元购买,所有答案均为章节测试答案,购买后上方矩形框将出现已付费的隐藏内容。
,
第1讲 数制和码制 第1讲单元测验
1、 十进制整数转换为二进制数一般采用( )
答案: 除2反序取余法;
除2反序取余法
2、 把下列4个不同数制的数按从小到大的次序排列。(376.125)D、(110000)B、(17A)H、(67)O
答案: (17A)H>(376.125)D>(67)O>(110000)B;
(17A)H>(376.125)D>(67)O>(110000)B
3、 十进制转8421和余3,写出9536D的8421BCD码和余3码。
答案: 1001 0101 0011 0110, 1100 1000 0110 1001;
1001 0101 0011 0110, 1100 1000 0110 1001
4、 求真值及补码:求[X]原=1.1101的真值和补码;求[X]反=0.1111的补码。
答案: -0.1101;1.0011;0.1111;
-0.1101;1.0011;0.1111
5、 8421BCD码的1000相当于十进制的数值 。
答案: 8;
8
6、 下列哪些信号属于数字信号( )。
答案: 时钟脉冲信号;
时钟脉冲信号
7、 将十进制小数转换为二进制数一般采用( )
答案: 乘2顺序取整法 ;
乘2顺序取整法
8、 二进制数1011.0101转换成十进制数为:
答案: (11.3125)D;
(11.3125)10
9、 将二进制数1011.0101转换成十六进制数为:
答案: (B.5)H;
(B.5)16
10、 十进制数78.25转换成8421BCD码为:
答案: (0111 1000.0010 0101)8421BCD;
(0111 1000.0010 0101)8421BCD
11、 已知格雷码为1000,其对应的二进制码为:
答案: (1111)B;
(1111)2
12、 已知十进制数为92,其对应的余3码为:
答案: (11000101)余3码;
(11000101)余3码
13、 将二进制数1100110转换成格雷码为:
答案: 1010101;
1010101
14、 数据 -1010110的原码、反码和补码为:
答案: 11010110 10101001 10101010;
11010110 10101001 10101010
15、 在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。( )
答案: 正确
16、 逻辑变量的取值,1比0大。( )
答案: 错误
17、 对于十进制纯小数,求它的二进制表示可以采用“除2取余”法。( )
答案: 错误
18、 “0”的补码只有一种形式。()
答案: 正确
19、 原码和补码均可实现将减法运算转化为加法运算。( )
答案: 错误
20、 格雷码中任意两个相邻数的代码只有一位码元不同
答案: 正确
21、 十进制数78.25转换成8421BCD码为:
答案: (1111000.00100101)8421BCD;
(1111000.00100101)8421BCD
22、 数据-1010110的原码、反码和补码为:
答案: 11010110 10101001 10101010;
11010110 10101001 10101010
23、 把下列4个不同数制的数按从小到大的次序排列。
(376.125)D、(110000)B、(17A)H、(67)O
答案: (17A)H>(376.125)D>(67)O>(110000)B;
(17A)H>(376.125)D>(67)O>(110000)B
24、 求真值及补码:
求[X]原=1.1101的真值和补码;求[X]反=0.1111的补码。
答案: -0.1101;1.0011;0.1111;
-0.1101;1.0011;0.1111
第2讲 逻辑代数基础 第2讲单元测验
1、 逻辑等式三个规则分别是 、 、 。
答案: 代入、对偶、反演;
代入、对偶、反演
2、 逻辑代数又称布尔代数。基本的逻辑关系有( )、( )、( )三种。
答案: 与,或,非;
与,或,非
3、 要表达一个逻辑函数常见的方法有( )。
答案: 其它都可以;
其它都可以
4、 F(A,B,C)的两个最小项之积=( )。
答案: 0;
0
5、 n个变量,有多少个最小项( )
答案: ;
6、 逻辑表达式A+BC=( )
答案: (A+B)(A+C);
(A+B)(A+C)
7、 逻辑函数的最小项之和表达式为( )
答案: Sm(0,1,3,7);
Sm(0,1,3,7)
8、 三变量逻辑函数F(A,B,C)=A+BC的最小项表示中不含下列哪项( )。
答案: m2;
m2
9、 标准或-与式是由( )构成的逻辑表达式。
答案: 最大项相与;
最大项相与
10、 逻辑函数化简的方法主要有 化简法和 化简法。
答案: 公式法、卡诺图法;
公式法、卡诺图法
11、 逻辑函数Y=A+AB+C+ACDEF的最简与或式为( )
答案: Y=A+C;
Y=A+C
12、 已知,下列结果正确的是( )
答案: Y=1;
Y=1
13、 下列几种说法中错误的是( )
答案: 卡诺图中1的个数和0的个数相同。;
卡诺图中1的个数和0的个数相同。
14、 卡诺图上变量的取值顺序是采用( )的形式,以便能够用几何上的相邻关系表示逻辑上的相邻。
答案: 循环码;
循环码
15、 某函数卡诺图中有4个“1”几何相邻,合并成一项,可消去( )个变量。
答案: 2;
2
16、 若两个函数相等,则它们的真值表一定相同;反之,若两个函数的真值表完全相同,则这两个函数未必相等。
答案: 错误
17、 对任意一个最小项,只有一组变量取值使得它的值为1.
答案: 正确
18、 在逻辑函数表达式中,如果一个乘积项包含的输入变量最少,那么该乘积项叫做最小项。
答案: 错误
19、 逻辑函数的卡诺图中,相邻最小项可以合并。
答案: 正确
20、 约束项就是逻辑函数中不允许出现的变量取值组合,用卡诺图化简时,可将约束项当作1,也可当作 0。
答案: 正确
21、 逻辑函数的最小项之和表达式为( )
答案: Sm(0,1,3,7);
Sm(0,1,3,7)
22、 已知,下列结果正确的是( )
答案: Y=1;
Y=1
第3讲 逻辑门功能及其电路特性 第3讲单元测验
1、 下面哪项不是三态门的主要用途()
答案: 输出端并联输出;
电平转换;
输出端并联输出
2、 下列门电路属于双极型的是( )
答案: OC门;
OC门
3、 和TTL电路相比,CMOS电路最突出的优点在于( )
答案: 功耗低 ;
功耗低
4、 不同结构的门电路连接时需要考虑匹配问题。当 TTL 驱动 CMOS 电路时,主要需要考虑的匹配是 ( )。
答案: 电压匹配;
电压匹配
5、 试选择下图门电路的输出为
答案: 高电平;
高电平
6、 试选择下图TTL门电路的输出状态
答案: 高电平;
高电平
7、 试选择下图门电路的输出状态
答案: 高电平;
高电平
8、 试选择下图门电路的输出状态
答案: 高电平;
高电平
9、 试选择下图门电路的输出
答案: 高阻态
10、 试选择下图门电路的输出
答案: 高阻态
11、 试选择下图TTL门电路的输出状态
答案: 高电平;
高电平
12、 TTL与非门多余的输入端可以接( )
答案: 高电平;
悬空;
与有效输入端接在一起
13、 三态门的输出状态有( )。
答案: 高电平;
低电平;
高阻态
14、 在与门电路后面加上非门,就构成了与非门电路。
答案: 正确
15、 CMOS门电路的输入端在使用中不允许悬空。
答案: 正确
16、 与门、或门和非门都具有多个输入端和一个输出端。
答案: 错误
17、 TTL与非门的多余输入端悬空时,相当于输入高电平。
答案: 正确
18、 门电路的扇出系数越大,可驱动的负载越少。
答案: 错误
19、 CMOS集成电路的功耗与电源电压有关,与工作频率无关。
答案: 错误
第4讲 组合逻辑电路 第4讲单元测验
1、 组合逻辑电路的输出取决于( )
答案: 输入信号的现态;
输入信号的现态
2、 半加器的逻辑功能是( )
答案: 两个同位的二进制数相加;
两个同位的二进制数相加
3、 对于8421BCD码优先编码器,下面说法正确的是( )
答案: 有10根输入线,4根输出线;
有10根输入线,4根输出线
4、 8线—3线优先编码器的输入为I0—I7 ,当优先级别最高的I7有效时,其输出的值是( )
答案: 000;
000
5、 已知某电路的真值表如下,该电路的逻辑表达式为( )。
答案: Y = AB + C;
Y = AB + C
6、 引起组合逻辑电路中竟争与冒险的原因是( )
答案: 电路延时;
电路延时
7、 八选一数据选择器74151组成的电路如图1-3所示,则输出函数为( )
答案: ;
8、 74LS148电路图如下所示,它的输出从上到下,应该是( )
答案: 11111;
11111
9、 能实现并-串转换的是( )
答案: 数据选择器;
数据选择器
10、 若要设计一个8位数值比较器,需要的数据输入和输出信号位数分别是( )
答案: 16,3 ;
16,3
11、 下面逻辑函数式和Y=AB+AC表示同样功能的是( )
答案: ;
;
12、 关于PROM和PAL的结构,以下叙述正确的是( )
答案: PROM的与阵列固定,不可编程;
PAL的与阵列可编程;
PAL的与阵列可编程
13、 在下列逻辑部件中,属于组合逻辑部件的是 ( )
答案: 译码器;
编码器;
全加器
14、 下面逻辑门输出允许用线直接相连的有( )
答案: OC门;
OD门;
三态门
15、 组合逻辑电路的逻辑功能可用逻辑图、真值表、逻辑表达式、卡诺图和波形图五种方法来描述,它们在本质上是相通的,可以互相转换。( )
答案: 正确
16、 能将一个数据,根据需要传送到多个输出端的任何一个输出端的电路,称为数据选择器。( )
答案: 错误
17、 用PLA实现逻辑函数时,首先将逻辑函数化简为最简与或式。( )
答案: 正确
18、 用PLD可以实现任何组合逻辑函数,PLD配合触发器可实现任何时序逻辑电路。( )
答案: 正确
19、 显示译码器只有一种,是发光二极管显示器(LED)。( )
答案: 错误
20、 为了防止逻辑门损坏,所有逻辑门的输出都不允许用线直接相连。( )
答案: 错误
21、 与非门加上适当的连线可以实现与、或、非的功能。( )
答案: 正确
22、 竞争冒险是指组合逻辑电路中,当输入信号改变时,输出端可能出现的瞬间干扰窄脉冲。( )
答案: 正确
23、 下面逻辑函数式表示同样功能的是( )
答案: ;
;
24、 八选一数据选择器74151组成的电路如图1-3所示,则输出函数为( )
答案: ;
,
第5讲 组合电路自动化设计 第5讲单元测验
1、 下列PLD设计开发流程正确的是( )
答案: 设计输入-综合-适配-仿真-硬件测试;
设计输入-综合-适配-仿真-硬件测试
2、 下列哪些不是verilogHDL的关键字()
答案: entity;
entity
3、 下列哪种表示十进制数11的方法是错误的( )
答案: 2’d11;
1’HB;
2’o13
4、 P,Q,R都是4bit的输入矢量,下面哪一种表达形式是正确的()
答案: input [3:0] P,Q,R;
input [3:0] P,Q,R
5、 下列哪些文件不能是用户自己生成的()
答案: .sof文件;
.sof文件
6、 在QuartusII中,所有的设计文件都应该放在某个工程中。
答案: 正确
7、 对输入的逻辑描述进行逻辑综合、生成网表文件的过程叫适配。
答案: 错误
8、 向量可以整体赋值,也可以单独赋值
答案: 正确
9、 仿真分功能仿真、时序仿真两种
答案: 正确
10、 矢量表述Y[7..0]和Y[0..7],仅为变量的顺序变了。
答案: 正确
11、 模块名和模块所在的文件名是彼此独立的
答案: 错误
12、 下列哪种表示十进制数11的方法是错误的()
答案: 5b’1011;
5b’1011
第6讲 触发器 第6讲单元测验
1、 对于触发器和组合逻辑电路,以下( )的说法是正确的。
答案: 只有触发器有记忆能力;
只有触发器有记忆能力
2、 将D触发器改造成T触发器,图1所示电路中的虚线框内应是()
答案: 同或门;
同或门
3、 已知某触发的特性表如下(A B为触发器的输入)其输出信号的逻辑表达式为()。
答案: ;
4、 边沿控制型触发器的触发方式为( )
答案: 可以是上升沿触发,也可以是下降沿触发;
可以是上升沿触发,也可以是下降沿触发
5、 具有“置0” “置1” “保持” “翻转”功能的触发器叫( )
答案: JK触发器;
JK触发器
6、 为避免一次翻转现象,应采用( )触发器
答案: 边沿;
边沿
7、 如图所示的RS触发器的约束条件是:
答案: R+S=1;
S+R=1
8、 如图所示的RS触发器的约束条件是:
答案: RS=0;
SR=0
9、 触发器的两个输出处于下列哪个状态时被称为1状态
答案: Q=1 =0;
=0 Q=1
10、 触发器的两个输出处于下列哪个状态时被称为0状态
答案: Q=0 =1;
=1 Q=0
11、 把D触发器转化为T触发器,则应使D=
答案: TQ;
QT
12、 把JK触发器转化为D触发器,需要满足的条件
答案: J=D, K=;
K= J=D
13、 下列触发器中,有空翻现象的是
答案: 电平RS触发器;
电平RS触发器
14、 时序逻辑电路的特征(多选):
答案: (a) 电路由组合电路和不同类型的触发器电路组成,具有对过去输入保持记忆的功能。;
(b) 如果考虑触发器内部电路的话,电路中一定包含反馈回路。;
(c) 电路的输出由电路当时的输入情况和现态共同决定。
15、 触发器有两个稳定状态,一个是现态,一个是次态。
答案: 错误
16、 基本RS触发器具有“不定”问题
答案: 正确
17、 JK触发器有保持功能,但无翻转功能
答案: 错误
18、 触发器的逻辑功能可以用真值表、卡诺图、特性方程、状态图和波形图等五种方式描述
答案: 正确
19、 同一逻辑功能的触发器,其电路结构一定相同
答案: 错误
20、 如图所示的RS触发器的约束条件是:
答案: R+S=1;
S+R=1
第7讲 时序逻辑电路 第7讲单元测验
1、 组合逻辑电路某一时刻的输出状态,与该时刻之前的输入信号( )
答案: 无关;
无关
2、 时序逻辑电路中一定包含( )
答案: 触发器;
触发器
3、 时序逻辑电路设计的任务是( )
答案: 给定功能,通过一定的步骤设计出时序电路;
给定功能,通过一定的步骤设计出时序电路
4、 要想把串行数据转换成并行数据,应选( )
答案: 串行输入并行输出方式;
串行输入并行输出方式
5、 有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP作用下,四位数据的移位过程是( )
答案: 1011—0110—1100—1000–0000;
1011—0110—1100—1000–0000
6、 可以用来实现并|串转换和串|并转换的器件是( )
答案: 移位寄存器;
移位寄存器
7、 用n个触发器构成计数器,可得到的最大计数长度为( )
答案: 2的n次方;
2的n次方
8、 某计数器的状态转换图如下,其计数的容量为( )
答案: 5;
5
9、 74LS160十进制计数器它含有的触发器的个数是( )
答案: 4;
4
10、 以下电路中Q[3]的占空比是( )
答案: 6/11;
6/11
11、 同步时序电路和异步时序电路的最主要区别是,前者没有CP脉冲,后者有CP脉冲。
答案: 错误
12、 时序图、状态转换图和状态转换表都可以用来描述同一个时序逻辑电路的逻辑功能,它们之间可以相互转换。
答案: 正确
13、 当时序逻辑电路存在无效循环时,该电路不能自启动。
答案: 正确
14、 逻辑器件74LS161是集成寄存器。
答案: 错误
15、 计数器可以作为分频器。
答案: 正确
16、 组合逻辑电路某一时刻的输出状态,与该时刻之前的输入信号( )
答案: 无关;
无关
第8讲 时序电路自动化设计 第8讲单元测验
1、 以下缩写错误的一项是:
答案: EDA:计算机辅助设计;
EDA:计算机辅助设计
2、 语句always @ (posedge CLK or negedge RST)表示含义为
答案: 在CLK 的上升沿或者RST的下降沿执行操作;
在CLK 的上升沿或者RST的下降沿执行操作
3、 当预置数A3A2A1A0=1001时,下图为几进制计数器?
答案: 7;
7
4、 使用1片74390,最大可以构建()进制计数器
答案: 100;
100
5、 下列说法错误的是
答案: mealy型状态机的输出只和当前状态有关;moore型状态机输出和当前状态和输入都有关。;
mealy型状态机的输出只和当前状态有关;moore型状态机输出和当前状态和输入都有关。
6、 下列代码实现的功能为()
答案: 数据选择器;
数据选择器
7、 下列代码实现的功能为()
答案: 状态译码器;
状态译码器
8、 下列代码实现的功能为()
答案: 比较器;
比较器
9、 信号没有定义数据类型时,缺省为 类型。
答案: . wire;
Wire
10、 下列关于同步有限状态机的描述,错误的是 。
答案: 状态是否变化要根据输入信号,只要输入条件满足,就会立刻进入到下一个状态。;
状态是否变化要根据输入信号,只要输入条件满足,就会立刻进入到下一个状态。
11、 Verilog HDL的always块语句中的语句是 语句。
答案: 顺序;
顺序
12、 模可控计算器的一般模型不包括以下哪个模块 。
答案: 加法器;
加法器
13、 Verilog中2进制数1010可以用以下哪种方式表示 。
答案: 4’b1010;
4’b1010
14、 Verilog中case引导的是 语句。
答案: 条件;
条件
15、 寄存器类型在赋新值以前保持 。
答案: 原值;
原值
16、 HDL语言是 语言。
答案: 硬件描述;
硬件描述
17、 下列异步控制型计数器模型由哪几个模块组成(多选)
答案: 寄存器模块;
状态译码器;
比较器
18、 下列语句表示赋值的是(多选)
答案: Y=4’b1011;
AIN<=78;
{P,R}<=2’B01;
SO=CS
19、 下列代码实现的功能为()
答案: 状态译码器;
状态译码器
20、 模可控计算器的一般模型不包括以下哪个模块 。
答案: 加法器;
加法器
21、 Verilog中case引导的是 语句。
答案: 条件;
条件
22、 HDL语言是 语言。
答案: 硬件描述;
硬件描述
23、 下列异步控制型计数器模型由哪几个模块组成(多选)
答案: 寄存器模块;
状态译码器;
比较器
第9讲 存储器及应用 第9讲单元测验
1、 一个具有n根地址输入线和k条输出线的ROM存储容量是( )
答案: ;
2、 只能读出不能写入,但信息可永久保存的存储器是( )
答案: ROM;
ROM
3、 将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM。该ROM有( )根地址线,有( )根数据读出线
答案: 11,16;
11,16
4、 存储器的( )和( )是反映系统性能的两个重要指标。
答案: 存储容量,存储时间;
存储容量,存储时间
5、 可以用( )擦除EPROM中所存的信息
答案: 紫外线;
紫外线
6、 随机存取存储器具有( )功能
答案: 读/写;
读/写
7、 ROM电路由地址译码器和存储体构成,若译码器有十个地址输入线,则最多( )个字
答案: 2的10次方;
2的10次方
8、 要构成容量为4K×8的RAM,需要( )片容量为256×4的RAM
答案: 32;
32
9、 用( )片1k×4 的ROM可以扩展实现8k×4 ROM的功能。
答案: 8;
8
10、 只读存储器ROM的功能是( )
答案: 只能读出存储器的内容且断电后仍保持;
只能读出存储器的内容且断电后仍保持
11、 存储器所存储的二进制数据的总量称为存储器的存储容量。
答案: 正确
12、 ROM的逻辑结构可以看成一个与门阵列和一个或门阵列的组合。
答案: 正确
13、 只读存储器是由地址编码器和存储体两部分组成的。
答案: 错误
14、 DRAM需要定期刷新,因此,在微型计算机中不如SRAM应用广泛
答案: 错误
第10讲 数模与模数转换 第10讲单元测验
1、 AD转换的四个阶段依次为()
答案: 采样——保持——量化——编码;
采样——保持——量化——编码
2、 某DA转换器,最小分辨电压为5mV,满刻度电压为10V,该DA转换器输入数字量应为几位?
答案: 11;
11
3、 某10位DAC,满刻度电压为5V,若输出电压为4V,此时输入的数字信号为()
答案: 1100110011;
1100110011
4、 ADC的功能是()
答案: 将模拟型号转换成数字信号;
将模拟型号转换成数字信号
5、 若要求分辨率小于1%,则至少需要多少位的DA转换器?
答案: 7;
7
6、 关于ADC转换时间,下列说法正确的是()
答案: 并行比较型<逐次比较型<双积分型;
并行比较型<逐次比较型<双积分型
7、 12位的ADC,最大输入电压为4.096V,则可以分辨的最小输入电压为()
答案: 1mV;
1mV
8、 AD转换的四个阶段为()
答案: 采样、保持、量化、编码;
采样、保持、量化、编码
点关注,不迷路,微信扫一扫下方二维码
关注我们的公众号:阿布查查 随时查看答案,网课轻松过
为了方便下次阅读,建议在浏览器添加书签收藏本网页
电脑浏览器添加/查看书签方法
1.按键盘的ctrl键+D键,收藏本页面
2.下次如何查看收藏的网页?
点击浏览器右上角-【工具】或者【收藏夹】查看收藏的网页
手机浏览器添加/查看书签方法
一、百度APP添加/查看书签方法
1.点击底部五角星收藏本网页
2.下次如何查看收藏的网页?
点击右上角【┇】-再点击【收藏中心】查看
二、其他手机浏览器添加/查看书签方法
1.点击【设置】-【添加书签】收藏本网页
2.下次如何查看收藏的网页?
点击【设置】-【书签/历史】查看收藏的网页